실시간 뉴스



삼성전자, 업계 첫 '최고난도' D램 12단 적층기술 개발


8단과 동일 두께 칩 12단 적층, 머리카락 20분의 1 전기통로 6만개 연결

[아이뉴스24 조석근 기자] 삼성전자가 업계 최초로 '12단 3D-TSV(3차원 실리콘 관통전극)' 기술을 개발하고 패키징 기술에서도 초격차를 이어간다.

12단 3D-TSV는 기존 금선(와이어)을 이용해 칩을 연결하는 대신 반도체 칩 상단과 하단에 머리카락 굵기 20분의 1수준인 수 마이크로미터 직경의 전자 이동 통로(TSV) 6만개를 만들어 오차 없이 연결하는 첨단 패키징 기술이다.

이 기술은 종이(100㎛)의 절반 이하 두께로 가공한 D램 칩 12개를 적층해 수직으로 연결하는 고도의 정밀성이 필요해 반도체 패키징 기술 중 가장 난이도가 높은 기술이다. '3D-TSV'는 기존 와이어 본딩(Wire Bonding) 기술보다 칩들 간 신호를 주고받는 시간이 짧아져 속도와 소비전력을 획기적으로 개선할 수 있는 점이 특징이다.

8단 적층, 12단 적층 단면구조 비교 [이미지=삼성전자]

삼성전자는 기존 8단 적층 HBM2 제품과 동일한 패키지 두께(720㎛, 업계 표준)를 유지하면서도 12개의 D램 칩을 적층해 고객들은 별도의 시스템 디자인 변경 없이 보다 높은 성능의 차세대 고용량 제품을 출시할 수 있게 됐다.

또한 고대역폭 메모리에 '12단 3D-TSV' 기술을 적용해 기존 8단에서 12단으로 높임으로써 용량을 1.5배 증가시킬 수 있다.

이 기술에 최신 16Gb D램 칩을 적용하면 업계 최대 용량인 24GB HBM(고대역폭 메모리, High Bandwidth Memory) 제품도 구현할 수 있다. 이는 현재 주력으로 양산 중인 8단 8GB 제품보다 3배 늘어난 용량이다.

삼성전자 DS부문 TSP총괄 백홍주 부사장은 "인공지능, 자율주행, HPC(High-Performance Computing) 등 다양한 응용처에서 고성능을 구현할 수 있는 최첨단 패키징 기술이 날로 중요해지고 있다"며 "기술의 한계를 극복한 혁신적인 '12단 3D-TSV 기술'로 반도체 패키징 분야에서도 초격차 기술 리더십을 이어가겠다"고 강조했다.

/조석근 기자 mysun@inews24.com




주요뉴스



alert

댓글 쓰기 제목 삼성전자, 업계 첫 '최고난도' D램 12단 적층기술 개발

댓글-

첫 번째 댓글을 작성해 보세요.

로딩중

뉴스톡톡 인기 댓글을 확인해보세요.



포토뉴스
목 축이는 이종석 국정원장 후보자
목 축이는 이종석 국정원장 후보자
모두발언하는 이종석 국정원장 후보자
모두발언하는 이종석 국정원장 후보자
질의에 답변하는 이종석 국정원장 후보자
질의에 답변하는 이종석 국정원장 후보자
선서하는 이종석 국정원장 후보자
선서하는 이종석 국정원장 후보자
인사청문회 대책회의 참석하는 김용태-송언석
인사청문회 대책회의 참석하는 김용태-송언석
발언하는 송언석 원내대표
발언하는 송언석 원내대표
국민의힘 비리백화점 이재명 정부 인사청문회 대책회의
국민의힘 비리백화점 이재명 정부 인사청문회 대책회의
김병기-송언석, 여야 원내대표 회동
김병기-송언석, 여야 원내대표 회동
김민석 인사특별위에서 발언하는 이종배 위원장
김민석 인사특별위에서 발언하는 이종배 위원장
'NCT 퇴출' 고개 숙인 태일, 특수준강간 혐의 인정
'NCT 퇴출' 고개 숙인 태일, 특수준강간 혐의 인정